Palacios Public Git Repository

To checkout Palacios execute

  git clone http://v3vee.org/palacios/palacios.web/palacios.git
This will give you the master branch. You probably want the devel branch or one of the release branches. To switch to the devel branch, simply execute
  cd palacios
  git checkout --track -b devel origin/devel
The other branches are similar.


2e7fb47a1cd7ed686a553cba995700e0c9746867
[palacios.git] / palacios / src / palacios / vmm_direct_paging_32.h
1 /*
2  * This file is part of the Palacios Virtual Machine Monitor developed
3  * by the V3VEE Project with funding from the United States National 
4  * Science Foundation and the Department of Energy.  
5  *
6  * The V3VEE Project is a joint project between Northwestern University
7  * and the University of New Mexico.  You can find out more at 
8  * http://www.v3vee.org
9  *
10  * Copyright (c) 2008, Steven Jaconette <stevenjaconette2007@u.northwestern.edu> 
11  * Copyright (c) 2008, Jack Lange <jarusl@cs.northwestern.edu> 
12  * Copyright (c) 2008, The V3VEE Project <http://www.v3vee.org> 
13  * All rights reserved.
14  *
15  * Author: Steven Jaconette <stevenjaconette2007@u.northwestern.edu>
16  *
17  * This is free software.  You are permitted to use,
18  * redistribute, and modify it as specified in the file "V3VEE_LICENSE".
19  */
20
21 #ifndef __VMM_DIRECT_PAGING_32_H__
22 #define __VMM_DIRECT_PAGING_32_H__
23
24 #include <palacios/vmm_mem.h>
25 #include <palacios/vmm_paging.h>
26 #include <palacios/vmm.h>
27 #include <palacios/vm_guest_mem.h>
28 #include <palacios/vm_guest.h>
29
30
31 static inline int handle_passthrough_pagefault_32(struct guest_info * info, 
32                                                   addr_t fault_addr, 
33                                                   pf_error_t error_code) {
34     // Check to see if pde and pte exist (create them if not)
35     pde32_t * pde = NULL;
36     pte32_t * pte = NULL;
37     addr_t host_addr = 0;
38     
39     int pde_index = PDE32_INDEX(fault_addr);
40     int pte_index = PTE32_INDEX(fault_addr);
41     
42     struct v3_shadow_region * region = v3_get_shadow_region(info, fault_addr);
43     
44     if (region == NULL) {
45         PrintError("Invalid region in passthrough page fault 32, addr=%p\n", 
46                    (void *)fault_addr);
47         return -1;
48     }
49     
50     host_addr = v3_get_shadow_addr(region, fault_addr);
51     
52     // Lookup the correct PDE address based on the PAGING MODE
53     if (info->shdw_pg_mode == SHADOW_PAGING) {
54         pde = CR3_TO_PDE32_VA(info->ctrl_regs.cr3);
55     } else {
56         pde = CR3_TO_PDE32_VA(info->direct_map_pt);
57     }
58
59
60     // Fix up the PDE entry
61     if (pde[pde_index].present == 0) {
62         pte = (pte32_t *)create_generic_pt_page();
63         
64         pde[pde_index].present = 1;
65         pde[pde_index].writable = 1;
66         pde[pde_index].user_page = 1;
67         pde[pde_index].pt_base_addr = PAGE_BASE_ADDR((addr_t)V3_PAddr(pte));
68         
69     } else {
70         pte = V3_VAddr((void*)BASE_TO_PAGE_ADDR(pde[pde_index].pt_base_addr));
71     }
72     
73     // Fix up the PTE entry
74     if (pte[pte_index].present == 0) {
75         
76         pte[pte_index].user_page = 1;
77         
78         if (region->host_type == SHDW_REGION_ALLOCATED) {
79             // Full access
80             pte[pte_index].present = 1;
81             pte[pte_index].writable = 1;
82             
83             pte[pte_index].page_base_addr = PAGE_BASE_ADDR(host_addr);
84         } else if (region->host_type == SHDW_REGION_WRITE_HOOK) {
85             // Only trap writes
86             pte[pte_index].present = 1;
87             pte[pte_index].writable = 0;
88             
89             pte[pte_index].page_base_addr = PAGE_BASE_ADDR(host_addr);
90         } else if (region->host_type == SHDW_REGION_FULL_HOOK) {
91             // trap all accesses
92             return v3_handle_mem_full_hook(info, fault_addr, fault_addr, region, error_code);
93         } else {
94             PrintError("Unknown Region Type...\n");
95             return -1;
96         }
97     }
98     
99     if ( (region->host_type == SHDW_REGION_WRITE_HOOK) && 
100          (error_code.write == 1) ) {
101         return v3_handle_mem_wr_hook(info, fault_addr, fault_addr, region, error_code);
102     }
103
104     
105     return 0;
106 }
107
108
109
110
111 static inline int invalidate_addr_32(struct guest_info * info, addr_t inv_addr) {
112     pde32_t * pde = NULL;
113     pte32_t * pte = NULL;
114
115     // TODO:
116     // Call INVLPGA
117
118     // clear the page table entry
119     int pde_index = PDE32_INDEX(inv_addr);
120     int pte_index = PTE32_INDEX(inv_addr);
121
122     
123     // Lookup the correct PDE address based on the PAGING MODE
124     if (info->shdw_pg_mode == SHADOW_PAGING) {
125         pde = CR3_TO_PDE32_VA(info->ctrl_regs.cr3);
126     } else {
127         pde = CR3_TO_PDE32_VA(info->direct_map_pt);
128     }    
129
130     if (pde[pde_index].present == 0) {
131         return 0;
132     } else if (pde[pde_index].large_page) {
133         pde[pde_index].present = 0;
134         return 0;
135     }
136
137     pte = V3_VAddr((void*)BASE_TO_PAGE_ADDR(pde[pde_index].pt_base_addr));
138
139     pte[pte_index].present = 0;
140
141     return 0;
142 }
143
144
145 #endif