Palacios Public Git Repository

To checkout Palacios execute

  git clone http://v3vee.org/palacios/palacios.web/palacios.git
This will give you the master branch. You probably want the devel branch or one of the release branches. To switch to the devel branch, simply execute
  cd palacios
  git checkout --track -b devel origin/devel
The other branches are similar.


Merge branch 'devel'
[palacios.git] / kitten / include / arch-x86_64 / cpufeature.h
1 /*
2  * cpufeature.h
3  *
4  * Defines x86 CPU feature bits
5  */
6
7 #ifndef _X86_64_CPUFEATURE_H
8 #define _X86_64_CPUFEATURE_H
9
10 #define NCAPINTS        8       /* N 32-bit words worth of info */
11
12 /* Intel-defined CPU features, CPUID level 0x00000001 (edx), word 0 */
13 #define X86_FEATURE_FPU         (0*32+ 0) /* Onboard FPU */
14 #define X86_FEATURE_VME         (0*32+ 1) /* Virtual Mode Extensions */
15 #define X86_FEATURE_DE          (0*32+ 2) /* Debugging Extensions */
16 #define X86_FEATURE_PSE         (0*32+ 3) /* Page Size Extensions */
17 #define X86_FEATURE_TSC         (0*32+ 4) /* Time Stamp Counter */
18 #define X86_FEATURE_MSR         (0*32+ 5) /* Model-Specific Registers, RDMSR, WRMSR */
19 #define X86_FEATURE_PAE         (0*32+ 6) /* Physical Address Extensions */
20 #define X86_FEATURE_MCE         (0*32+ 7) /* Machine Check Architecture */
21 #define X86_FEATURE_CX8         (0*32+ 8) /* CMPXCHG8 instruction */
22 #define X86_FEATURE_APIC        (0*32+ 9) /* Onboard APIC */
23 #define X86_FEATURE_SEP         (0*32+11) /* SYSENTER/SYSEXIT */
24 #define X86_FEATURE_MTRR        (0*32+12) /* Memory Type Range Registers */
25 #define X86_FEATURE_PGE         (0*32+13) /* Page Global Enable */
26 #define X86_FEATURE_MCA         (0*32+14) /* Machine Check Architecture */
27 #define X86_FEATURE_CMOV        (0*32+15) /* CMOV instruction (FCMOVCC and FCOMI too if FPU present) */
28 #define X86_FEATURE_PAT         (0*32+16) /* Page Attribute Table */
29 #define X86_FEATURE_PSE36       (0*32+17) /* 36-bit PSEs */
30 #define X86_FEATURE_PN          (0*32+18) /* Processor serial number */
31 #define X86_FEATURE_CLFLSH      (0*32+19) /* Supports the CLFLUSH instruction */
32 #define X86_FEATURE_DS          (0*32+21) /* Debug Store */
33 #define X86_FEATURE_ACPI        (0*32+22) /* ACPI via MSR */
34 #define X86_FEATURE_MMX         (0*32+23) /* Multimedia Extensions */
35 #define X86_FEATURE_FXSR        (0*32+24) /* FXSAVE and FXRSTOR instructions (fast save and restore */
36                                           /* of FPU context), and CR4.OSFXSR available */
37 #define X86_FEATURE_XMM         (0*32+25) /* Streaming SIMD Extensions */
38 #define X86_FEATURE_XMM2        (0*32+26) /* Streaming SIMD Extensions-2 */
39 #define X86_FEATURE_SELFSNOOP   (0*32+27) /* CPU self snoop */
40 #define X86_FEATURE_HT          (0*32+28) /* Hyper-Threading */
41 #define X86_FEATURE_ACC         (0*32+29) /* Automatic clock control */
42 #define X86_FEATURE_IA64        (0*32+30) /* IA-64 processor */
43
44 /* AMD-defined CPU features, CPUID level 0x80000001, word 1 */
45 /* Don't duplicate feature flags which are redundant with Intel! */
46 #define X86_FEATURE_SYSCALL     (1*32+11) /* SYSCALL/SYSRET */
47 #define X86_FEATURE_MP          (1*32+19) /* MP Capable. */
48 #define X86_FEATURE_NX          (1*32+20) /* Execute Disable */
49 #define X86_FEATURE_MMXEXT      (1*32+22) /* AMD MMX extensions */
50 #define X86_FEATURE_RDTSCP      (1*32+27) /* RDTSCP */
51 #define X86_FEATURE_LM          (1*32+29) /* Long Mode (x86-64) */
52 #define X86_FEATURE_3DNOWEXT    (1*32+30) /* AMD 3DNow! extensions */
53 #define X86_FEATURE_3DNOW       (1*32+31) /* 3DNow! */
54
55 /* Transmeta-defined CPU features, CPUID level 0x80860001, word 2 */
56 #define X86_FEATURE_RECOVERY    (2*32+ 0) /* CPU in recovery mode */
57 #define X86_FEATURE_LONGRUN     (2*32+ 1) /* Longrun power control */
58 #define X86_FEATURE_LRTI        (2*32+ 3) /* LongRun table interface */
59
60 /* Other features, Linux-defined mapping, word 3 */
61 /* This range is used for feature bits which conflict or are synthesized */
62 #define X86_FEATURE_CXMMX       (3*32+ 0) /* Cyrix MMX extensions */
63 #define X86_FEATURE_K6_MTRR     (3*32+ 1) /* AMD K6 nonstandard MTRRs */
64 #define X86_FEATURE_CYRIX_ARR   (3*32+ 2) /* Cyrix ARRs (= MTRRs) */
65 #define X86_FEATURE_CENTAUR_MCR (3*32+ 3) /* Centaur MCRs (= MTRRs) */
66 /* cpu types for specific tunings: */
67 #define X86_FEATURE_K8          (3*32+ 4) /* Opteron, Athlon64 */
68 #define X86_FEATURE_K7          (3*32+ 5) /* Athlon */
69 #define X86_FEATURE_P3          (3*32+ 6) /* P3 */
70 #define X86_FEATURE_P4          (3*32+ 7) /* P4 */
71 #define X86_FEATURE_CONSTANT_TSC (3*32+ 8) /* TSC ticks at a constant rate */
72 #define X86_FEATURE_UP          (3*32+ 9) /* smp kernel running on up */
73 #define X86_FEATURE_FXSAVE_LEAK (3*32+10) /* FXSAVE leaks FOP/FIP/FOP */
74 #define X86_FEATURE_ARCH_PERFMON (3*32+11) /* Intel Architectural PerfMon */
75 #define X86_FEATURE_PEBS        (3*32+12)  /* Precise-Event Based Sampling */
76 #define X86_FEATURE_BTS         (3*32+13)  /* Branch Trace Store */
77 /* 14 free */
78 #define X86_FEATURE_SYNC_RDTSC  (3*32+15)  /* RDTSC synchronizes the CPU */
79 #define X86_FEATURE_REP_GOOD   (3*32+16) /* rep microcode works well on this CPU */
80
81 /* Intel-defined CPU features, CPUID level 0x00000001 (ecx), word 4 */
82 #define X86_FEATURE_XMM3        (4*32+ 0) /* Streaming SIMD Extensions-3 */
83 #define X86_FEATURE_MWAIT       (4*32+ 3) /* Monitor/Mwait support */
84 #define X86_FEATURE_DSCPL       (4*32+ 4) /* CPL Qualified Debug Store */
85 #define X86_FEATURE_EST         (4*32+ 7) /* Enhanced SpeedStep */
86 #define X86_FEATURE_TM2         (4*32+ 8) /* Thermal Monitor 2 */
87 #define X86_FEATURE_CID         (4*32+10) /* Context ID */
88 #define X86_FEATURE_CX16        (4*32+13) /* CMPXCHG16B */
89 #define X86_FEATURE_XTPR        (4*32+14) /* Send Task Priority Messages */
90
91 /* VIA/Cyrix/Centaur-defined CPU features, CPUID level 0xC0000001, word 5 */
92 #define X86_FEATURE_XSTORE      (5*32+ 2) /* on-CPU RNG present (xstore insn) */
93 #define X86_FEATURE_XSTORE_EN   (5*32+ 3) /* on-CPU RNG enabled */
94 #define X86_FEATURE_XCRYPT      (5*32+ 6) /* on-CPU crypto (xcrypt insn) */
95 #define X86_FEATURE_XCRYPT_EN   (5*32+ 7) /* on-CPU crypto enabled */
96 #define X86_FEATURE_ACE2        (5*32+ 8) /* Advanced Cryptography Engine v2 */
97 #define X86_FEATURE_ACE2_EN     (5*32+ 9) /* ACE v2 enabled */
98 #define X86_FEATURE_PHE         (5*32+ 10) /* PadLock Hash Engine */
99 #define X86_FEATURE_PHE_EN      (5*32+ 11) /* PHE enabled */
100 #define X86_FEATURE_PMM         (5*32+ 12) /* PadLock Montgomery Multiplier */
101 #define X86_FEATURE_PMM_EN      (5*32+ 13) /* PMM enabled */
102
103 /* More extended AMD flags: CPUID level 0x80000001, ecx, word 6 */
104 #define X86_FEATURE_LAHF_LM     (6*32+ 0) /* LAHF/SAHF in long mode */
105 #define X86_FEATURE_CMP_LEGACY  (6*32+ 1) /* If yes HyperThreading not valid */
106
107 /*
108  * Auxiliary flags: Linux defined - For features scattered in various
109  * CPUID levels like 0x6, 0xA etc
110  */
111 #define X86_FEATURE_IDA         (7*32+ 0) /* Intel Dynamic Acceleration */
112
113 #define cpu_has(c, bit)                test_bit(bit, (c)->arch.x86_capability)
114 #define boot_cpu_has(bit)      test_bit(bit, boot_cpu_data.arch.x86_capability)
115
116 #define cpu_has_fpu            1
117 #define cpu_has_vme            0
118 #define cpu_has_de             1
119 #define cpu_has_pse            1
120 #define cpu_has_tsc            1
121 #define cpu_has_pae            ___BUG___
122 #define cpu_has_pge            1
123 #define cpu_has_apic           boot_cpu_has(X86_FEATURE_APIC)
124 #define cpu_has_mtrr           1
125 #define cpu_has_mmx            1
126 #define cpu_has_fxsr           1
127 #define cpu_has_xmm            1
128 #define cpu_has_xmm2           1
129 #define cpu_has_xmm3           boot_cpu_has(X86_FEATURE_XMM3)
130 #define cpu_has_ht             boot_cpu_has(X86_FEATURE_HT)
131 #define cpu_has_mp             1 /* XXX */
132 #define cpu_has_k6_mtrr        0
133 #define cpu_has_cyrix_arr      0
134 #define cpu_has_centaur_mcr    0
135 #define cpu_has_clflush        boot_cpu_has(X86_FEATURE_CLFLSH)
136
137 #endif /* _X86_64_CPUFEATURE_H */